Shenzhen Hengstar Technology Co., Ltd.

Shenzhen Hengstar Technology Co., Ltd.

sales@angeltondal.com

86-755-89992216

Shenzhen Hengstar Technology Co., Ltd.
HomeTermékekIpari intelligens modul kiegészítőkDDR3 UDIMM memória modul specifikációk

DDR3 UDIMM memória modul specifikációk

Fizetési mód:
L/C,T/T,D/A
Incoterm:
FOB,EXW,CIF
Min. Sorrend:
1 Piece/Pieces
Szállítás:
Ocean,Air,Express,Land
  • termékleírás
Overview
Termékjellemzők

Model szám.NSO4GU3AB

Ellátási képesség és kiegészítő ...

SzállításOcean,Air,Express,Land

Fizetési módL/C,T/T,D/A

IncotermFOB,EXW,CIF

Csomagolás és szállítás
Egységek értékesítése:
Piece/Pieces

4 GB 1600MHz 240 PIN DDR3 UDIMM


Módosítási előzmények

Revision No.

History

Draft Date

Remark

1.0

Initial Release

Apr. 2022

 

Információs táblázat megrendelése

Model

Density

Speed

Organization

Component Composition

NS04GU3AB

4GB

1600MHz

512Mx64bit

DDR3 256Mx8 *16


Leírás
A Hengstar pufferolt DDR3 SDRAM DIMM-ek (nem pufferolt kettős adatátviteli sebesség szinkron drama kettős in-line memória modulok) alacsony teljesítményű, nagysebességű működési memória modulok, amelyek DDR3 SDRAM eszközöket használnak. Az NS04GU3AB egy 512M x 64 bites két rangú 4 GB-os DDR3-1600 CL11 1,5 V SDRAM nem pufferolt DIMM termék, tizenhat 256M x 8 bites FBGA komponens alapján. Az SPD-t a JEDEC Standard Latence DDR3-1600-ra beprogramozzák, 11-11-11 időzítéssel 1,5 V-án. Minden 240-pólusú DIMM arany érintkező ujjait használja. Az SDRAM Unbuffered DIMM -et fő memóriaként szánták, amikor olyan rendszerekbe telepítik, mint a PC -k és a munkaállomások.


Jellemzők
 Power -ellátás: VDD = 1,5 V (1,425 V - 1,575 V)
VDDQ = 1,5 V (1,425 V - 1,575 V)
800MHz FCK 1600 MB/SEC/PIN
8 Független belső bank
 Programozható CAS -késés: 11, 10, 9, 8, 7, 6
 Programozható additív késés: 0, Cl - 2 vagy Cl - 1 óra
8 bites előzetes letöltés
Burst hossz: 8 (beépítse bármilyen korlát nélkül, szekvenciális, csak a „000” kezdő címmel), 4 TCCD = 4 -mel, amely nem engedélyezi a zökkenőmentes olvasást vagy írást [sem repülés közben az A12 vagy az MRS segítségével]
BI-Directional Differenciális Data Strobe
 Biztonsági (önmagában) kalibrálás; Belső ön kalibrálása a ZQ PIN -n keresztül (RZQ: 240 ohm ± 1%)
Onl Die Diverination ODT PIN segítségével
A vita frissítési periódus 7,8US, a TCase 85 ° C -nál alacsonyabb, 3,9us 85 ° C -on <TCase <95 ° C -on
Synchronous Reset
 Előrelhetőbb adat-kimeneti meghajtó szilárdsága
fly-by topológia
PCB: 1,18 ”magasság (30 mm)
Rohs kompatibilis és halogénmentes


Kulcsfontosságú időzítési paraméterek

MT/s

tRCD(ns)

tRP(ns)

tRC(ns)

CL-tRCD-tRP

DDR3-1600

13.125

13.125

48.125

2011/11/11


Címtábla

Configuration

Refresh count

Row address

Device bank address

Device configuration

Column Address

Module rank address

4GB

8K

32K A[14:0]

8 BA[2:0]

2Gb (256 Meg x 8)

1K A[9:0]

2 S#[1:0]


PIN LEÍRÁSOK

Symbol

Type

Description

Ax

Input

Address inputs: Provide the row address  for ACTIVE commands, and the column
address and auto precharge bit (A10) for READ/WRITE commands, to select one location
out of the memory array in the respective bank. A10 sampled during a PRECHARGE
command determines whether the PRECHARGE applies to one bank (A10 LOW, bank
selected by BAx) or all banks (A10 HIGH). The address inputs also provide the op-code
during a LOAD MODE command. See the Pin Assignments table for density-specific
addressing information.

BAx

Input

Bank address inputs: Define the device bank to which an ACTIVE, READ, WRITE, or
PRECHARGE command is being applied. BA define which mode register (MR0, MR1,
MR2, or MR3) is loaded during the LOAD MODE command.

CKx,
CKx#

Input

Clock: Differential clock inputs. All control, command, and address input signals are
sampled on the crossing of the positive edge of CK and the negative edge of CK#.

CKEx

Input

Clock enable: Enables (registered HIGH) and disables (registered LOW) internal circuitry
and clocks on the DRAM.

DMx

Input

Data mask (x8 devices only): DM is an input mask signal for write data. Input data is
masked when DM is sampled HIGH, along with that input data, during a write access.
Although DM pins are input-only, DM loading is designed to match that of the DQ and DQS pins.

ODTx

Input

On-die  termination:  Enables  (registered  HIGH)  and  disables  (registered  LOW)
termination resistance internal to the DDR3 SDRAM. When enabled in normal operation,
ODT is only applied to the following pins: DQ, DQS, DQS#, DM, and CB. The ODT input will be ignored if disabled via the LOAD MODE command.

Par_In

Input

Parity input: Parity bit for Ax, RAS#, CAS#, and WE#.

RAS#,
CAS#,
WE#

Input

Command inputs: RAS#, CAS#, and WE# (along with S#) define the command being
entered.

RESET#

Input
(LVCMOS)

Reset: RESET# is an active LOW asychronous input that is connected to each DRAM and
the registering clock driver. After RESET# goes HIGH, the DRAM must be reinitialized as
though a normal power-up was executed.

Sx#

Input

Chip select: Enables (registered LOW) and disables (registered HIGH) the command
decoder.

SAx

Input

Serial address inputs: Used to configure the temperature sensor/SPD EEPROM address
range on the I2C bus.

SCL

Input

Serial
communication to and from the temperature sensor/SPD EEPROM on the I2C bus.

CBx

I/O

Check bits: Used for system error detection and correction.

DQx

I/O

Data input/output: Bidirectional data bus.

DQSx,
DQSx#

I/O

Data strobe: Differential data strobes. Output with read data; edge-aligned with read data;
input with write data; center-alig

SDA

I/O

Serial
sensor/SPD EEPROM on the I2C bus.

TDQSx,
TDQSx#

Output

Redundant data strobe (x8 devices only): TDQS is enabled/disabled via the LOAD
MODE command to the extended mode register (EMR). When TDQS is enabled, DM is
disabled and TDQS and TDQS# provide termination resistance; otherwise, TDQS# are no
function.

Err_Out#

Output (open
drain)

Parity error output: Parity error found on the command and address bus.

EVENT#

Output (open
drain)

Temperature event: The EVENT# pin is asserted by the temperature sensor when critical
temperature thresholds have been exceeded.

VDD

Supply

Power supply: 1.35V (1.283–1.45V) backward-compatible to 1.5V (1.425–1.575V). The
component VDD and VDDQ are connected to the module VDD.

VDDSPD

Supply

Temperature sensor/SPD EEPROM power supply: 3.0–3.6V.

VREFCA

Supply

Reference voltage: Control, command, and address VDD/2.

VREFDQ

Supply

Reference voltage: DQ, DM VDD/2.

VSS

Supply

Ground.

VTT

Supply

Termination voltage: Used for control, command, and address VDD/2.

NC

No connect: These pins are not connected on the module.

NF

No function: These pins are connected within the module, but provide no functionality.

Megjegyzések Az alábbi PIN -leírás táblázat az összes lehetséges csap átfogó listája az összes DDR3 modulhoz. Az összes felsorolt ​​csap május ne támogassák ezt a modulot. A modulra vonatkozó információkért lásd a PIN -hozzárendeléseket.


Funkcionális blokkdiagram

4 GB, 512MX64 modul (2Rank of X8)

1


2


Jegyzet:
1.A ZQ golyó minden DDR3 komponensen egy külső 240Ω ± 1% -os ellenálláshoz van csatlakoztatva, amelyet a földhöz kötött. Az összetevő megsemmisítésének és kimeneti illesztőprogramjának kalibrálására használják.



Modul méretei


Elölnézet

3

Elölnézet

4

Megjegyzések:
1. Az összes dimenzió milliméterben (hüvelyk) van; Max/perc vagy tipikus (tip), ahol megjegyezzük.
2. A szolerancia az összes dimenziónál ± 0,15 mm, hacsak másképp nem jelenik meg.
3.A dimenziós diagram csak referenciaként készült.

termék kategóriák : Ipari intelligens modul kiegészítők

E-mailt küld a szállítónak
  • *Tantárgy:
  • *Nak nek:
    Mr. Jummary
  • *Email:
  • *Üzenet:
    Az üzenetnek 20-8000 karakterből kell állnia
HomeTermékekIpari intelligens modul kiegészítőkDDR3 UDIMM memória modul specifikációk
Küldjön értesítést
*
*

itthon

Product

Phone

Rólunk

Vizsgálat

Azonnal kapcsolatba lépünk Önnel

Töltsön ki további információkat, amelyek gyorsabban kapcsolatba léphetnek veled

Adatvédelmi nyilatkozat: Az Ön adatvédelme nagyon fontos számunkra. Cégünk megígéri, hogy nem tesz közzé személyes adatait semmilyen kitettségnek az explicit engedélyekkel.

Elküld